Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал:
http://dspace.wunu.edu.ua/handle/316497/42278
Назва: | Перемножувач потоків багаторозрядних даних |
Інші назви: | Stream multiplier multi-bit data |
Автори: | Грига, Володимир Михайлович Hryha, Volodymyr Mykhailovych Круліковський, Борис Борисович Krulikovskyi, Borys Borysovych Возна, Наталя Ярославівна Vozna, Nataliia Yaroslavivna Николайчук, Любов Михайлівна Nykolaichuk, Liubov Mykhailivna Давлетова, Аліна Ярославівна Davletova, Alina Yaroslavivna |
Ключові слова: | обчислювальна техніка computational technique перемножувач потоків multiplier stream |
Дата публікації: | 2021 |
Видавництво: | Національний орган інтелектуальної власності |
Бібліографічний опис: | Пат. 123752 U Україна, МПК G06F 7/52 (2006.01). Перемножувач потоків багаторозрядних даних / В. М. Грига, Б. Б. Круліковський, Н. Я. Возна, Л. М. Николайчук, А. Я. Давлетова (Україна); заявник та патентовласник В. М. Грига, Б. Б. Круліковський, Н. Я. Возна, Л. М. Николайчук, А. Я. Давлетова. – № a201910094; заявл. 30.09.2019; опубл. 26.05.2021, бюл. № 21. |
Короткий огляд (реферат): | Винахід належить до засобів обчислювальної техніки і може бути використаний як компонент високопродуктивних проблемно-орієнтованих багаторозрядних процесорів опрацювання та шифрування інформації. Перемножувач потоків багаторозрядних даних містить перший регістр пам'яті на D-тригерах з прямими виходами, шину двійкових кодів перемножуваних чисел, матрицю однорозрядних повних двійкових суматорів, перший та другий регістр пам'яті, перший 2n-розрядний регістр зсуву на D-тригерах, логічний елемент ВИКЛЮЧНЕ АБО. Технічним результатом винаходу є зменшення структурної та апаратної складності та розширення функціональних можливостей пристрою шляхом застосування повних однорозрядних суматорів з інверсними входами та виходами переносів, розширення функціональних можливостей досягнуто шляхом додаткового введення логічного елемента ВИКЛЮЧНЕ АБО на вихідному каналі пристрою, який дозволяє здійснювати тестування правильності виконання операції множення та можливості шифрування вихідних даних шляхом модульного додавання з псевдовипадковими послідовностями. |
URI (Уніфікований ідентифікатор ресурсу): | http://dspace.wunu.edu.ua/handle/316497/42278 |
Розташовується у зібраннях: | Патенти |
Файли цього матеріалу:
Файл | Опис | Розмір | Формат | |
---|---|---|---|---|
123752 Давлетова.pdf | 459.98 kB | Adobe PDF | Переглянути/Відкрити |
Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.